DDR4 SDRAM: 16GBDDR4 כל הרכב 16bit של רוחב סיביות הנתונים של 64bit
QSPI Flash: חתיכה של 1GBQSPIFLASH, המשמשת לאחסון קובץ התצורה של שבב FPGA
בנק FPGA: רמה מתכווננת של 12V, 18V, 2.5V, 3.0V, אם אתה צריך לשנות את הרמה, אתה רק צריך להחליף
רמת הממשק: ניתן לכוונן את המיקום המתאים על ידי חרוזים מגנטיים.
ספק כוח לוח ליבה: ספק כוח 5-12V מייצר שני ספקי כוח דרך שבב T1 LTM4628 כדי לעמוד בדרישות זרם FPGA
שיטת הפעלה של לוח ליבה: JTAG, QSPIFLASH
הגדרת רגל צינור מחבר: 4 הרחבות במהירות גבוהה, 120 פינים Panasonic AXK5A2137yg
ממשק ה-SFP של הצלחת התחתונה: 4 מודולים אופטיים יכולים להשיג תקשורת סיבים אופטיים במהירות גבוהה, עם מהירות של עד 10GB/s
שעון GXB מדגם Fave Plate: הצלחת התחתונה מספקת שעון ייחוס של 200MHz עבור מקלט המשדר GXB
הצלחת התחתונה 40 - הארכת מחט: שמורה 2 2.54 מ"מ סטנדרטיים 40 פינים J11 ו-J12, המשמשת לחיבור המודולים שתוכננו על ידי החברה או מעגל תפקוד המודול שתוכנן על ידי המשתמש עצמו
שעון לוחית ליבה: מספר מקורות שעון על הסיפון. זה כולל מקור שעון מערכת 100MHz
510kba100M000bag קריסטל CMOS
שעון דיפרנציאלי משדר 125MHz Sittaid Sit9102 קריסטל 300MHz מקור שעון דיפרנציאלי חיצוני DDR4 SIT9102
יציאת ניפוי באגים של JTAG: לוח הליבה של MP5652 כולל ממשק איתור באגים להורדה של JTAG עם 6PIN
נוח למשתמשים לבצע ניפוי באגים ב-FPGA בנפרד
איפוס מערכת: במקביל, הכפתור מספק למערכת גם את אות האיפוס הגלובלי MP5652 לוח הליבה כדי לתמוך באיפוס ההפעלה. כל השבב מאופס
LED: ישנן 4 נורות LED אדומות על לוח הליבה, אחת מהן היא מחוון כוח התייחסות DDR4
כפתור ומתג: ישנם 4 מפתחות בצלחת התחתונה, המחוברת לרגל הצינור המתאימה במחבר J2.
בדרך כלל רמה גבוהה, לחיצה לרמה נמוכה
המאפיינים העיקריים של סדרת Arria-10 GX כוללים: